Diseño de diques de tierra de material uniforme con diseño simple de filtro y enrocado. Se obvia en esta etapa el análisis de socavación debido a la falta de datos.
Descripción completa
Descripción completa
Descripción completa
Descripción completa
Full description
avioane colectii etc
avioane colectii etc
Moring DD
Ejemplos 28 OctDescripción completa
PROBLEMAS
■
397
12. Para el comparador de 4 bits de la Figura 6.80, dibujar cada forma de onda de salida para las entradas que se muestran. Las salidas son activas a nivel ALTO. A0
COMP A0
A1
0
A1
A
A2
A2
A3 A3
A > B A = B A < B
V CC
B0
B0
B1
3
B3
A < B
B
B2
B3
A = B
0
B1
B2
A > B
3 74HC85
FIGURA 6.80
13. Para los siguientes grupos de números binarios, determinar los estados de salida para el com parador de la Figura 6.22.
Deco Decodi difi fica cado dorres 14. Cuando en la salida de cada puerta de decodificación de la Figura 6.81 hay un nivel ALTO, ¿cuál es el código binario que aparece en sus entradas? El bit más significativo (MSB) es
A3.
A0 A0
A1
A1 A2 A3
A2 A3
(a)
(b) A0 A1
A0 A1 A2 A3
A2 A3
(c)
FIGURA 6.81
(d)
15. ¿Cuál es la lógica de decodificación para cada uno de los siguientes códigos, si se requiere una salida activa a nivel ALTO ALTO (1)?
(a) 1101 (e) 101010
(b) 1000 (f) 111110
(c) 11011 (g) 000101
(d) 11100 (h) 1110110
16. Resolver el Problema 13, suponiendo que se requiere una salida activa a nivel BAJO (0).
398
■
FUNCIONES DE LA LÓGICA COMBINACIONAL
17. Se desea detectar únicamente la presencia de los códigos 1010, 1100, 0001 y 1011. Para indicar la presencia de dichos códigos se requiere una salida activa a nivel ALTO. Desarrollar la lógica de decodificación mínima necesaria que tenga una única salida que indique cuándo cualquiera de estos códigos se encuentra en las entradas. Para cualquier otro código, la salida ha de ser un nivel BAJO.
18. Si se aplican las formas de onda de entrada a la lógica de decodificación de la Figura 6.82, dibujar las formas de onda de salida en función de dichas entradas. A0
A0
A1 A2
A1
Y
A2
FIGURA 6.82
19. Se aplican secuencialmente números BCD al decodificador BCD-decimal de la Figura 6.83. Dibujar un diagrama de tiempos que muestre cada salida en relación con el resto de las señales de salida y con las de entrada. BCD/DEC 0 1
A0 A1 A2 A3
A0
1
A1
2
A2
4
A3
8
2 3 4 5 6 7 8 9 74HC42
FIGURA 6.83
20. Un decodificador/excitador de 7-segmentos controla el display de la Figura 6.84. Si se aplican las formas de onda de entrada que se muestran, determinar la secuencia de dígitos que aparece en el display. BCD/7-seg
A0
a A1 A2 A3
A0
1
b
A1
2
c
A2
4
d
A3
8
e f g
FIGURA 6.84
PROBLEMAS
SECCIÓN 6.6
■
399
Codificadores 21. Suponer que el codificador lógico decimal-BCD de la Figura 6.38 tiene las entradas 3 y 9 a nivel ALTO. ¿Cuál es el código de salida? ¿Es éste un código BCD (8421) válido?
22. Un decodificador 74HC147 tiene niveles BAJOS de tensión en sus pines 2, 5 y 12. ¿Qué código BCD aparece en las salidas si todas las demás entradas están a nivel ALTO?
SECCIÓN 6.7
Convertidores de código 23. Convertir a BCD los siguientes números decimales y luego a binario. (a) 2 (b) 8 (c) 13 (d) 26 (e) 33 24. Explicar la lógica requerida para convertir a código Gray un número binario de 10 bits, y utilizar esta lógica para convertir los siguientes números binarios:
(a) 1010101010 (c) 0000001110
(b) 1111100000 (d) 1111111111
25. Explicar la lógica requerida para convertir a binario un código Gray de 10 bits y utilizar esta lógica para convertir a binario los siguientes códigos Gray:
(a) 1010000000 (c) 1111000111 SECCIÓN 6.8
(b) 0011001100 (d) 0000000001
Multiplexores (selectores de datos) 26. En el demultiplexor de la Figura 6.85, determinar la salida para los siguientes estados de entrada: D0
=
0, D1 1, D2 1, D3 0, S 0 =
=
=
=
1, S 1
=
0
MUX S 0
0
S 1
1
D0
0
D1
1
D2
2
D3
3
0
G –3 Y
FIGURA 6.85
27. Si las entradas de selección de datos del multiplexor de la Figura 6.85 se secuencian tal y como se muestra en las formas de onda de la Figura 6.86, determinar la forma de onda de salida para los datos de entrada del Problema 26. S 0
S 1
FIGURA 6.86
28. Las formas de onda mostradas en la Figura 6.87 se aplican a las entradas de un multiplexor de ocho entradas 74LS151. Dibujar la señal de salida Y .
SECCIÓN 6.9
Demultiplexores 29. Desarrollar el diagrama de tiempos completo (entradas y salidas) de un 74HC154 utilizado en una aplicación de demultiplexación en el que las entradas son las siguientes: las entradas de selección de datos toman, de forma repetitiva y secuencialmente, los valores generados por un