Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones Telecomunicaciones
Maxitermino Termino suma (OR OR)) que contiene todas las variables de la función ya sea en su forma normal (afirmada afirmada)) o complementada (negada negada))
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Detector de errores de un semáforo
1 0 0 1 0 1 1 1
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Detector de errores de un semáforo
1 0 0 1 0 1 1 1
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Función negada como alternativa
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Miniterminos de la Función E negada
FE (R,A,V)= R A V + R A V + R A V Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Miniterminos de la Función negada
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Miniterminos de la Función negada
Aplicando el teorema de D’Morgan AND por NOR
FE (R,A,V)= (R+A+V)+ (R+A+V)+
(R+A+V)
Aplicando el teorema de D’Morgan NOR por AND
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Maxiterminos
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Maxiterminos
Termino suma (OR) que contiene todas las variables De la función ya sea en su forma normal (afirmada) o complementada (negada)
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Maxiterminos forma POS Productos de Sumas
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones m
R
A
V
E
0
0
0
0
1
1
0
0
1
0
2
0
1
0
0
3
0
1
1
1
4
1
0
0
0
5
1
0
1
1
6
1
1
0
1
7
1
1
1
1
POS Forma Canónica Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Maxiterminos POS
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
De que depende elegir
Miniterminos o Maxiterminos
? Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones Obtenga las formas SOP o POS y la canónica mas conveniente para cada función
Miniterminos F1 Forma SOP y Canónica
Σ
Maxiterminos
Circuitos Digitales
F2 Forma POS y Canónica
Π
F3 Formas POS y SOP además de las Canónicas
Σ Π
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Simulación
Captura esquemática
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Archivo .abv ABEL VECTORS
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Simulación
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
0 Circuitos Digitales
1
2
m
R
A
V
E
0
0
0
0
1
1
0
0
1
0
2
0
1
0
0
3
0
1
1
1
4
1
0
0
0
5
1
0
1
1
6
1
1
0
1
7
1
1
1
1
3
4
5
6
7
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
0
1
0
0
0
0
1 Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
• Software LUNES
MARTES
9
10
Teorema de D´morgan
MIÉRCOLES 11
JUEVES 12
Miniterminos Captura esquemática
VIERNES 13
SÁBADO
D OMINGO
14
15
22
Maxiterminos Simulación
16
17
18
19
20
21
23
24
25
26
27
28
Fecha límite actividad 4
Si se entrega después del tiempo acordado tiene menor valor Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Etapas de la actividad 4 1.- Conseguir el material 2.- Instalación Software y obtener la licencia 3.- Planteamiento y solución escrita del problema 4.- Manejo del software y comprobación de resultados 5.- Programación del dispositivo 6.- Implementar y probar el funcionamiento del circuito. 7.- Elaboración del reporte
Circuitos Digitales
Ing. José Luis Uculmana Matias
Facultad de Ingeniería de Computo, Sistemas y Telecomunicaciones
Lattice Semiconductor
Atmel Corp.
Circuitos Digitales
Ing. José Luis Uculmana Matias