CIRCUITOS DIGITALES II
1
Un flip -flop "D" que util iza un reloj PGT estáen estad o de BO RRAD O. ¿Cuál de las sigu ientes accio nes de en trada haráque c ambie d e estado?
A) CLK = NGT, D = 0 B) CLK = PGT, D = 0 C) CLOCK NGT, D = 1 D) CLOCK PGT, D = 1 E) a y c Respuesta: E
2
¿Quéoración desc ribe MEJOR la operación de un flip-flop D disp arado po r flanco negativo?
A) El nivel lógico en la entrada D es transferido a Q en NGT de CLK. B) La salida Q es SIEMPRE idéntica a la entrad a CLK si la entrada D es ALTO. ALTO. C) La salida Q es SIEMPRE idéntica a la entrada D cuando CLK = PGT. D) La salida Q es SIEMPRE idéntica a la entrad a D. Respuesta: A 3
El circuito que es principal responsable de que ciertos flip-flops sean designados com o disparados por flanco es el:
A) Circuito detector de flanco. B) Registro NOR. C) Registro NAND. D) Circuito conductor de pulsos. Respuesta: A
4
Como regla regla general general para disparar flip-flops flip-flops estables, estables, los tiempos de subida y bajada del pulso del reloj deben ser:
A) Muy largos. B) Muy cortos. C) Al valor máximo que permita estabilizar las señales de la entrada de control. D) Sin consecuencia, siempre y cuando los niveles estén dentro del rango de valores determinado. Respuesta: B 5
Determine Determine la frecuencia de salida para un circuito divisor de frecuencia frecuencia que con tiene doce flip-flop s con una frecuenc ia de entrada de reloj reloj de 20.48MHz 20.48MHz..
A) 10.24 kHz B) 5kHz C) 30.24kHz
D) 15kHz Respuesta: B
6
Una entrada activa ALTO, con registro básico S-C tiene un 1 en la entrada S y un 0 en la entr ada C. ¿En quéestado se encu entra el r egistro ?
A) Q=1, 0'=0 B) Q=1, Q'=1 C) Q=?, 0'=1 D) Q=?, Q'=0 Respuesta: A 7
¿Cuál es un a des vent aja de un flip -flop S-C?
A) No tiene entrada en habilitación. B) Tiene un estado inválido. C) No tiene entrada de reloj. D) Tiene una sola salida Respuesta: B
8
¿Cuál de las sig uien tes resp uest as es co rrect a para un regis tro básic o D sincronizado por reloj?
A) La salida cambia de estado si una de las entradas se mantiene ALTO. B) La salida Q sigue la entrada D cuando la HABILITACIÓN es ALTO. C) Sólo una de las entradas puede ser ALTO a la vez. D) El complemento de salida sigue la entrada cuando está en habilitación. Respuesta: B 9
Los flip-flops disparados por flanco deben tener:
A) Tiempos de respuesta muy rápidos. B) Por lo menos dos entradas para manejar flancos de subida y bajada. C) Un detector de transición de pulso. D) Las entradas activo BAJO y las salidas complementadas. Respuesta: C
10
¿Cuál es la imp ortanc ia de las terminales J y K en el flip-flop J-K?
A) No se conoce ningún factor de importancia para sus designaciones. B) La J representa "jump," que es la forma en que reacciona la salida Q siempre que el reloj es ALTO y la entrada J es ALTO también. C) Las letras representan las iniciales de Johnson y King, los inventores del flip-flop J-K. D) Todas las otras letras del alfabeto ya estaban ocupadas.
Respuesta: A 11
Si amb as entr adas de un flip -flop S-C so n BAJ O, ¿quépasar ácu and o el reloj sea ALTO?
A) Habrá un estado inválido. B) No ocurrirá ningún cambio en la salida. C) La salida cambiará de estado. D) Se restablecerá la salida. Respuesta: B
12
¿Cuál de las sigu ientes oracion es describ e mejor la acción de FFs disp arados por pulso?
A) El reloj y las entradas S-C deben tener forma de pulso. B) Los datos son ingresados en el flanco principal del reloj y transferidos en el flanco de salida. C) Un pulso en el reloj transfiere datos de entrada a salida. D) Se deben pulsar las entradas síncronas. Respuesta: B 13
¿Cuál de las sigu ientes respuestas es una desventaja del flip-flop S-C maestro - esclavo?
A) Las salidas no cambian cuando ambas entradas son BAJO. B) No existe salida complementaria. C) Sólo se pueden ingresar datos en el flanco principal del reloj. D) Existe un estado de salida inválido si ambas entradas son ALTO. Respuesta: D
14
¿Cuál de los sigu ientes incis os no se asocia generalmente con flip-flops?
A) Tiempo de retención. B) Tiempo de retraso en la propagación. C) Tiempo de intervalo. D) Tiempo de establecimiento. Respuesta: C
15
Las formas de ond a mo stradas en la figura 5-1 se aplican a un registro básico D, qu e inic ialm ente tien e estado RESTAB LECER . ¿Quéárea de las id entif icad as en la forma de onda Q es incorrecta?
A) a B) b C) c D) d Respuesta: C
16
¿Cuál es el mu ltivibrado r que tiene un sólo estado de salida estable?
A) El monoestable B) El multivibrador C) El biestable D) El astable Respuesta: A
17
De acuerd o con las form as de on da para el flip -flop S-C en la figu ra 5-2, ¿quéestá mal con el circuito?
A) La salida Q debería ser ALTO al principio del segundo pulso del reloj. El CI está defectuoso. B) Cuando C y S son ALTO al mismo tiempo, la salida es impredecible. El circuito no está mal. C) Las salidas deberían cambiar en el flanco de salida del reloj; se invierte la señal del reloj. D) Las salidas debieron haber cambiado de estado en el flanco principal del segundo pulso del reloj; el CI está mal. Respuesta: B
18
Un registro básico S-C y sus formas de onda asociadas aparecen en la figura 5-3. ¿Qué podría estar mal y cuál sería la causa del problema?
A) La salida siempre es bajo; el circuito está defectuoso. B) La salida Q debería ser el complemento de la salida; las terminales S y R están revertidas. C) La Q debería seguir la entrada R; la entrada R está defectuosa. D) No hay nada mal en el circuito. Respuesta: A
19
Determina cuál de las form as de ond a de salida es corr ecta para el flip-flop maestro-esclavo D que ap arece en la figura 5-4.
A) Qa B) Qb C) Qc D) Qd Respuesta: D
20
En la figur a 5-5 aparece el flip-flop maestro-esclavo J-K 7472 de com puerta AND, con un diagrama de tiempos. Examine la forma de ond a de salida y determine qué pod ría estar mal co n el ci rcuito . La salida Q inic ialmente es B AJO y el estado PREINICIO y B ORRADO so n A LTO. Determine si existe o no un p roblem a y cuál
po dr ía s er la cau sa.
A) La salida es correcta, no existe ningún problema. B) La salida es incorrecta; J1 es una constante ALTO. C) La salida es incorrecta; K3 es una constante BAJO. D) La salida es incorrecta; Q están en corto a Vcc. Respuesta: B
21. ¿Qu ées u na Co m pu erta L ógica?
A. Es un dispositivo electrónico que es la expresión física de un operador booleano en la lógica de conmutación. B. Son esencialmente circuitos de conmutación integrados en chip. C. Consiste una red de dispositivos interruptores que cumple las condiciones booleanas para el operador particular. D. Todas las mostradas E. Ninguna de las mostradas Respuesta: A 22. ¿Cuál de las sigu ientes or acion es indic a con exac titud los d os MEJ ORES mé tod os q ue existen p ara simp lificar u n circ uito l ógico?
A. Álgebra booleana y mapa de Karnaugh B. Evaluación real de prueba y falla del circuito y análisis de forma de onda. C. Álgebra booleana y evaluación real de prueba y falla del circuito. D. Álgebra booleana, evaluación real de prueba,falla del circuito y análisis de forma de onda. E. Ninguna de las mostradas Respuesta: A 23. El agrupamiento en un mapa K s iempre da com o resultado la eliminación de:
A. Variables dentro del grupo que aparecen sólo en su forma complementada. B. Variables que permanecen sin cambio dentro del grupo. C. Variables dentro del grupo que aparecen en forma complementada y no complementada. D. Variables dentro del grupo que aparecen sólo en forma no complementada. E. Ninguna de las mostradas Respuesta: C 24. ¿En quéco ns iste la Com pu erta AND?
A. Evaluación real de prueba y falla del circuito y análisis de forma de onda. B. La relación entre la potencia de una señal y la potencia del ruido presente en un punto determinado de la transmisión. C. La compuerta AND hace la función de multiplicación lógica es decir toma los valores que le aplicamos a sus entradas y los multiplica. D. Es cuando se le aplica un uno a cualquiera de sus entradas el resultado de salida será uno, independiente del valor de la otra entrada. E. Ninguna de las mostradas. Respuesta: C
25. ¿En q uécon siste la Com puerta NA ND?
A. La compuerta NAND también hace la función de multiplicación, pero entrega el valor negado. B. Realiza la función de suma, pero entrega el resultado invertido. C. Es la puerta lógica digital, en la cual, cuando todas sus entradas son distintas entre sí para dos entradas A y B, su salida está en A. D. Se comporta de una manera especial. Su característica es que el resultado de salida será 1 si las dos entradas son del mismo valor, sea 0-0 ó 1-1. E. Ninguna de las mostradas. Respuesta: A 26. ¿En quéco ns iste un a Comp uerta XOR?
A. Puerta lógica digital, cuando todas sus entradas son distintas entre sí para dos entradas A y B, su salida está en 1. B. Su característica es que el resultado de salida será 1 si las dos entradas son del mismo valor, sea 0-0 ó 1-1. C. Entrega el resultado invertido de la función. D. Su salida será 1 solo si las dos entradas son 0. E. Ninguna de las mostradas. Respuesta: A 27. ¿En quéco ns iste un a Comp uerta XNOR?
A. Puerta lógica digital, cuando todas sus entradas son distintas entre sí para dos entradas A y B, su salida está en 1. B. Su característica es que el resultado de salida será 1 si las dos entradas son del mismo valor, sea 0-0 ó 1-1. C. Entrega el resultado invertido de la función. D. Su salida será 1 solo si las dos entradas son 0. E. Ninguna de las mostradas. Respuesta: B 28. ¿Qu éso n lo s FL IP-FLOP ?
A. Son elementos biestables que pueden memorizar un estado de memoria y esta depende de la variación de sus entradas. B. Son elementos uniestables que depende unicamente de sus entradas para presentar el resultado en sus salidas. C. Son elementos de memoria que se utiliza para guardar elementos en los dispositivos electrónicos. D. Los Flip-Flop son aquellos que poseen solo salidas de control. E. Ninguna de las mostradas. Respuesta: A 29. Los Flip -Flop R y S co nstan de:
A. Entradas R y S, que se componen de puertas lógicas NAND o NOR. B. Entradas R y S que se componen de compuertas lógicas Nor y and. C. Entradas J y K que se componen de compuertas lógicas NAND Y AND. D. Entradas D y D’ con com puertas lógicas NOT. E. Ninguna de las mostradas. Respuesta: A 30. Escoja la o las respuestas correct as de las siguientes afirmacio nes; Las carac terístic as de los Flip -Flop Tip o D son :
A. Almacena un bit de información. B. No tiene capacidad de almacenar. C. Almacena más de 1 bit de información D. Consta de 4 entradas y un reloj integrado. E. Ninguna las mostradas. Respuesta: A
31. ¿Quées un Flip-Flo p Tip o J -K?
A. Elemento síncrono o asíncrono en el que su estado permanece estable por un tiempo indefinido, y utiliza generalmente para almacenar información. B. Biestable síncronos que se utiliza para almacenar información. C. Elemento asíncrono que no permaneces estable, cumple con estados up/down aleatorios D. Elemento síncrono que se utiliza para como reloj en las máquinas secuenciales. E. Ninguna de las mostradas. Respuesta: A 32. ¿Qu ées M áq ui na d e Mea ly ?
A. Es un circuito síncrono que depende del estado actual y de las entradas. B. Es un circuito asíncrono que depende solo de las entradas. C. Es un circuito asíncrono que depende solo de las salidas. D. Es un circuito asíncrono que depende de del estado actual y de las entradas. E. Ninguna de las mostradas. Respuesta: A 33. ¿Quées l a m áqu in a d e Mo or e?
A. Circuito síncrono que depende del estado actual para su salida B. Circuito síncrono que depende del estado anterior para su salida. C. Circuito asíncrono que depende del estado anterior para su salida. D. Circuito asíncrono que depende del estado anterior para su salida. E. Ninguna de las mostradas. Respuesta: A