tarea semana 1 Lógica Matemática y digitalDescripción completa
Descripción completa
Full description
sfdasDescripción completa
Descripción: primero modulo de derecho civil parte general
#photogrametry #earthscienceFull description
Eletronica digital Newton C Braga, o melhor livro de eletronica do mercado.Descrição completa
Full description
ProgramacionDescripción completa
Descripción: control fisica 1
Unidad 1. Circuitos secuenciales básicos
Una vez finalizadas las dos actividades complementarias de esta unidad, comprima el archivo en formato zip o rar, dando clic derecho al archivo, Enviar a, Carpeta comprimida. comprimida. Luego envíelas envíelas a su facilitador a través del medio utilizado para tal fin en el curso. Actividad complementaria 1 Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se encuentran en los contenidos de la unidad 1, allí encontrará la manera de realizar la verificación de circuito combinacional, tabla de verdad y diagrama de tiempos de cada circuito secuencial. Funcionamiento de latch SR con entrada activa en nivel alto Ubica las entradas R y S y las salidas Q y Q (escribiendo en las casillas en blanco) en el siguiente diagrama.
R
Circuito
Q
combinacional
S
Q
Llena la tabla de la verdad de acuerdo al comportamiento de las Tabla de verdad
entradas
Entradas salidas
Comentario de funcionamiento
S
R
Q
Q
0
0
NC
NC
El latch no cambia de estado
0
1
0
1
Está en modo reset
1
0
1
0
Está en modo set
1
1
0
0
Esta erróneo
Raye el cronograma de acuerdo al comportamiento de la tabla de verdad. Ejemplo de cómo llenar la cuadricula del diagrama de tiempos
Diagrama de
S
tiempos R Q Q
Funcionamiento de latch SR con entrada activa en nivel Bajo Ubica las entradas R y S y las salidas Q y Q (escribiendo en las casillas en blanco) en el siguiente diagrama.
R
Q
S
Q
Circuito combinacional
Llena la tabla de la verdad de acuerdo al comportamiento de las entradas Entradas salidas
Tabla de verdad
Comentario de funcionamiento
S
R
Q
Q
0
0
1
1
Esta erroneo
0
1
1
0
Se pone en set
1
0
0
1
Se pone en reset
1
1
NC
NC
Permanece en el mismo estado
Raye el cronograma de acuerdo al comportamiento de la tabla Diagrama de tiempos
de verdad. Ejemplo de cómo llenar la cuadricula del diagrama de tiempos
Funcionamiento de latch SR con entrada activa de validación
Ubica las entradas E, R y S y las salidas Q y Q (escribiendo en las casillas en blanco) en el siguiente diagrama. S
Circuito combinacional
Q
R Q E
Llena la tabla de la verdad de acuerdo al comportamiento de las entradas Entradas
Tabla de verdad
salidas
Comentario de funcionamiento
E
S
R
Q
Q
1
0
0
1
1
Mismo estado
1
0
1
0
1
Latch reset
1
1
0
1
0
Latch set
0
1
1
nc
nc
Condición no valida
Raye el cronograma de acuerdo al comportamiento de la tabla de verdad. Ejemplo de cómo llenar la cuadricula del diagrama Diagrama de tiempos
de tiempos
Actividad complementaria 2 Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se encuentran en los contenidos de la unidad 1, allí encontrará la manera de realizar la verificación de circuito combinacional, tabla de verdad y diagrama de tiempos de cada circuito secuencial.
Funcionamiento de latch D Ubica las entradas E y D y las salidas Q y Q (escribiendo en las casillas en blanco) en el siguiente diagrama. Circuito
D
Q
combinacional E Q
Llena la tabla de la verdad de acuerdo al comportamiento de las entradas Tabla de verdad
Entradas
salidas
Comentario de funcionamiento
E
D
Q
Q
1
0
0
1
Reset
1
1
1
0
Set
0
X
nc nc
Permanece
Raye el cronograma de acuerdo al comportamiento de la tabla de verdad. Ejemplo de cómo llenar la cuadricula del diagrama de tiempos
Diagrama de tiempos
Funcionamiento de Flip-Flop SR Ubica las entradas CLK, S y R y las salidas Q y Q (escribiendo en las casillas en blanco) en el siguiente diagrama. S
Circuito combinacional
Q
C
R Q
Llena la tabla de la verdad de acuerdo al comportamiento de las entradas Tabla de verdad
Entradas
salidas
S
R
CLK
Q
Q
0
0
X
nc
Nc
Comentario de funcionamiento No cambia
0
1
↑
0
1
Va a cero
1
0
↑
1
0
Va a uno
1
1
↑
1
1
Ambigüedad
Raye el cronograma de acuerdo al comportamiento de la tabla de verdad. Ejemplo de cómo llenar la cuadricula del diagrama de tiempos
Diagrama de tiempos
Funcionamiento de Flip-Flop Jk Ubica las entradas CLK, J y K y las salidas Q y Q (escribiendo en las casillas en blanco) en el siguiente diagrama. J
Circuito
Q
combinacional CLK
K Q
Llena la tabla de la verdad de acuerdo al comportamiento de Tabla de verdad
las entradas
Entradas
salidas Q
Comentario de funcionamiento
J
K
CLK
Q
0
0
↑
Q
Q
No cambia
0
1
↑
0
1
Reset
1
0
↑
1
0
Set
1
1
↑
Q
Q
Basculación
Raye el cronograma de acuerdo al comportamiento de la tabla de verdad. Ejemplo de cómo llenar la cuadricula del diagrama de tiempos
Diagrama de tiempos
Actividad complementaria 3 Realice una lista de aplicaciones donde estén implícitos los flip-flop tipo D, T y maestro-esclavo. Aplicaciones de Flip-Flop Flip-Flop
Aplicaciones
Tipo D
Su aplicación es llevar un registro
Tipo T
Su aplicación más importantes son los controladores