todo sobre las memorias digitalesDescripción completa
Descripción completa
Descripción completa
La teoría del conocimiento de John Locke en esta época no despierta entusiasmo o curiosidad, pero en la filosofía esta teoría ejerción una enorme influencia en las culturas europeas, y con…Descripción completa
Descripción: conceptos básicos de su libro
estrategias y técnicas de estudioDescripción completa
Descripción completa
jhon leoDescripción completa
Memorias de África, partitura PianoFull description
Descripción completa
Descripción: libro escaneado espero les sirva
dasddDescripción completa
practica glp
memoria de calculo ebar
Descripción: Resumen del libro Memorias de Andres Chiliquinga
Descripción: Memorias de África, partitura Piano
Resumen del libro Memorias de Andres ChiliquingaDescripción completa
meDescripción completa
MemoriasDescripción completa
Descripción completa
MAPA DE MEMORIAS
Es una estructura de datos, que indica cómo está distribuida la memoria; además la relación entre direcciones lógicas y físicas y otros detalles de la arquitectura del computador . [tomado de 1]
EJERCICIO:
Se tiene un microprocesador (uP) de 16 líneas de dirección y 16 líneas de datos (64K- 16 b), con el cual se desea controlar lo siguiente: Bloque de Memoria Memoria EPROM de 8K x 16 b; bloque de memoria RAM de 6K x 16 b; 16 Intrerruptores; I ntrerruptores; 8 leds y una conversor Análogo Digital (A/D) de 8 bits. Se dispone de memorias EPROM 2732 (4 k x 8b), RAM 6116 (2 k -8 b); Demux (3 a 8); 74ls373 (latch) y 74ls244 Buffer. 1. Descripción de elementos:
74ls373 o 74ls 374 es un latch 3 estados; está formado por FF tipo D (permite almacenar un bit); se emplea para conectar el bus de datos con los l eds.(no puedo conectar directamente los leds ya que la información con el bus de datos varia constantemente y los leds cambiaria de estado a cada instante). E
para WR del AD, en cambio de estado a 0 empieza la conversion
0
0
0
0
1
1
1
1
1
1
1
1
TV5: Tabla de verdad
para RD del AD, en cambio de 1 a 0 coloca el dato en pines de salida
1
32 k
Replica de todo el proceso anterior (32 K)
1
1 x
1 x
1 x
1
1
x
x
1 x
1 x
1 x
1 x
1 x
1 x
1 x
1 x
1 x
1 x
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
0
1
1
1
0
0
0
0
0
0
0
0
0
0
0
0
4k
LIBRE
N A/D
4k
M (74374)
0
1
1
0
1
1
1
1
1
1
1
1
1
1
1
1
LIBRE
0
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
4k
L (74244)
K (74244)
0
1
0
1
1
1
1
1
1
1
1
1
1
1
1
1
0
1
0
1
0
0
0
0
0
0
0
0
0
0
0
0
4k
J (2732)
I (2732)
0
1
0
0
1
1
1
1
1
1
1
1
1
1
1
1
0
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
4k
H (2732)
G (2732)
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
0
0
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
1
1
1
1
1
1
1
1
1
1
1
1
0
0
1
0
1
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
0
1
1
1
1
1
1
1
1
1
1
1
0
0
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
0
0
0
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
1
1
1
1
1
1
1
1
1
1
1
0
0
0
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
0
0
0
0
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
2k 2k 2k 2k 2k 2k
Replica de Replica de F E
F (6116)
E (6116)
Replica de Replica de D C
D (6116)
C (6116)
Replica de Replica de B A
B (6116) D15
A (6116) D8 D7
Datos bits más significativos
D0 A15 A14 A13 A12 A11 A10 A9
Datos bits menos significativos
Lineas de demux
A8
A7
A6
A5
A4
A3
A2
A1
A0
Las 11 lineas de dirrecciom que conecto a la 6116 (2k) Las 12 lineas de dirreccion que conecto a la 2732 (4k)
Depende de A14, A13, A12 7 6 5 4 3
2
1
0 Salida del Demux en OL
Se produce replicas en las memorias RAM (6116) porque es de 2K (11 líneas de dirección)y no le afecta lo que este en A11, independientemente que este 0L o 1L (en A11) tengo acceso a la RAM.
La zona de las EPROM no hay replicas porque en este caso si utilizo las 12 líneas de dirección (Memoria de 4K)
La zona K y L se emplean para la lectura del estado de los interruptores.
La zona M empleo para la escritura en los leds (En este caso lo 8 bits más significativos no les utilizo)
La zona N empleo para el conversor A/D y como es de 8 bits, los 8 más significativos no utilizo.
Tanto en las zonas de los interruptores, leds y conversor AD no empleo las líneas de dirección A0 hasta A11 (no me importa en qué estado estén) por eso
se les agrupa en 4k.
Al no utilizar A15 cuando esta esté en 1L ; se va a producir réplicas de todo el proceso ya que al igual que en la zona de RAM.
BIBLIOGRAFIA. 1. http://es.wikipedia.org/wiki/Mapa_de_memoria, 2. SOTOMAYOR, Nelson; Control con Microcontroladores, EPN, 2009