En esta practica se observara el funcionamiento de los transistores 2N2222 como amplificador multietapaDescripción completa
polarización de transistores
Descripción: Diseño de un multietapa basado en BJT
Descripción completa
Diseño de amplificadores multietapa
Amplificador multietapaDescripción completa
Descripción: Laboratorio de amplificador multietapa
Descripción: este informe es para los estudiantes de ingenieria
Amplificador Diferencial Con JFETDescripción completa
Descripción: aDCQwed
Descripción: Verificar las características básicas de un amplificador BJT.
comprobacion de un amplificador con ecuaciones diferencialesDescripción completa
hola amigaDescripción completa
Acoplamiento Con Un Equilibrador Reactivo usando carta de Smith
Descripción completa
Descripción completa
Descripción completa
LABOR LABORATOR ATORIO IO DE ELECTR ELECTRÓNI ÓNICA CA II
PRÁCTICA Nº 2
1s Dpto. Dpto. Ing. Ing. de Telec Telecomu omunic nicaci acione ones UNEFA Núcleo Maracay
AMPLIFICADOR MULTIETAPA CON ACOPLAMIENTO DIRECTO Los amplificadores multietapa con acoplamiento capacitivo tienen la ventaja de quedar polarizadas independientemente una etapa de la otra y su diseño se puede hacer por separado. Sin embargo, este tipo de amplificadores tiene dos desventajas:
•
Las reactancias capacitivas a bajas frecuencias se comportan como altas impedancias, degradando la ganancia total del amplificador. Esto hace que el diseñ diseño o sea imprá imprácti ctico co para para el proces procesami amient ento o de señale señales s analóg analógica icas s lent lentas as o de corr corrie ient nte e cont contin inua ua,, dond donde e se requ requie iere re de una una resp respue uest sta a frecuencial plana a bajas frecuencias.
•
El acoplamiento capacitivo sólo tiene aplicación práctica en amplificadores discretos. En amplificadores de circuito integrado los capacitores ocuparían grandes cantidades de valiosa superficie dentro del microcircuito. microcircuito.
En amplifica amplificadore dores s multietapa multietapas s con acoplamie acoplamiento nto directo, directo, la polariza polarización ción de cada etapa no es independiente de las otras. Más aún, el nivel dc de cada etapa se va trasladando trasladando a la siguiente siguiente,, producié produciéndo ndose se un problema problema de apilamien apilamiento to de volt voltaj aje e que que term termin ina a satu satura rand ndo o a las las etap etapas as fina finale les. s. Esto Esto se pued puede e corr correg egir ir,, empleando estrategias de desplazamiento o corrimiento de nivel dc.
Objetivo: El objetivo de esta práctica es estudiar un amplificador de dos etapas inve invers rsor oras as BJT BJT npn npn con con acop acopla lami mien ento to dire direct cto, o, enfr enfren entar tarse se al prob proble lema ma del del apilamiento de voltaje y resolverlo, implementando las técnicas disponibles.
Materiales: MPF102 ó 2N5454 (Usar transistores iguales con β > 100). Resistores varios. Ing. César González Actualizado por: Dra. María del Pilar Pérez
LABORATORIO DE ELECTRÓNICA II
2 Dpto. Ing. de Telecomunicaciones UNEFA Núcleo Maracay
Pre-Laboratorio: -
Simule cada uno de los circuitos de la práctica realizando cada una de las actividades señaladas en el procedimiento mediante la simulación.
Procedimiento: Vcc
1. Dado el circuito de la figura, 10V demostrar y verificar en la práctica que Q2 está saturado por el exagerado valor del voltaje en su base.
4. Determinar también el valor de Rz para polarizar al diodo, tomando en cuenta la potencia del Zener y que esta modificación no debe influir en la ganancia del amplificador.
R 4 2 .2 k
R 1 7 5 0k Ci
Vo Q1
Q2
R 3 750
R 5 7 50
+ 1uF
2. Calcular el valor de la ganancia de tensión del amplificador, si pudiera funcionar sin problemas de polarización.
Vcc 3. Calcular el valor de la 10V tensión Zener necesaria para obtener máxima excursión simétrica de Vo.
R 2 2 .2 k
Vi -
R2 2.2k
R4 2.2k
R1 750k Ci Q1
Vo
Dz
Q2
+ 1uF Vi -
Rz R3 750
R5 750
Esta segunda técnica es más sofisticada que la anterior, más costosa pero permite mejorar la ganancia, a la vez que desplaza el corrimiento de nivel dc. Ing. César González Actualizado por: Dra. María del Pilar Pérez
LABORATORIO DE ELECTRÓNICA II
3 Dpto. Ing. de Telecomunicaciones UNEFA Núcleo Maracay
5. Obtener un valor adecuado para Ra, recalcular todo y verificar los resultados. Vcc 10V R2 2.2k R1 750k Qa
Ci
R4 2.2k
Q1 + 1uF
Ra
Vi -
R3
Vo
750
Q2
Amplificador con JFET en configuración Fuente Común. Rx
Qb
10k Ry 10k
R5
750
Rb 2.2k
-Vcc
Post-Laboratorio: -
Compare los valores obtenidos mediante cálculos y simulaciones con los obtenidos en la práctica. Analice y concluya.
Ing. César González Actualizado por: Dra. María del Pilar Pérez