Contador de votos Karina Mendoza, Cecilia Meneses, Jhovhany Villela Universidad Autónoma de Guerrero Guerrero Unidad Académica de Ingeniería Av. Av. Lázaro Cárdenas Cárdenas S/N, CU (yamelml, Andrea_12_12, vi_va_jhovhany)@hotmailcom Resumen n e! "resente re"orte se descri#e e! "rocedimiento $ue se sigue "ara dise%ar un circuito circuito !ógic !ógico, o, éste tiene e! o#&etivo !!evar e! conteo de votos entre rea!izado "or ' "ersonas ( e! resu!tado se muestra en ) dis"!a(s de * segmentos. Se "!asma e! dise%o de! circuito !ógico #asado en e! á!ge á! ge#r #ra a #o #oo! o!ea eana na ( ma ma"a "ass de +a +arn rnau aug g "a "ara ra !a reducción de e-"resiones #oo!eanas, se "resentan !os resu!tados o#tenidos ( !as conc!usiones generadas a! término de! "ro(ecto.
res"ltados $"eden mostrarse de manera conveniente en "na ta#la de verdad 'a e7$resi%n #ooleana $ara el circ"ito re+"erido $"ede entonces derivarse de la ta#la de verdad 526
2. Planteamiento del Problema Constr"ir "n circ"ito com#inacional +"e m"estre en dos dis$lays de 8 se&mentos el conteo de votos &enerados $or ocho $ersonas, donde los $osi#les res"ltados $"eden ser dos 9: y o
"a!a#ras c!ave C0, 0is"!a( * segmentos, com"uertas segmentos, com"uertas !ógicas, ma"a de +arnaug, ta#!a de verdad, circuito.
1. Introducción !n circ"ito circ"ito com#inaci com#inacional onal consiste consiste en varia#les varia#les de entrada, com$"ertas com$"ertas l%&icas l%&icas y varia#les varia#les de salida salida 'as com$"e com$"erta rtass l%&ica l%&icass ace$tan ace$tan seale sealess en las entrada entradass y &eneran seales en las salidas ste $roceso trans*orma in*ormaci%n #inaria de datos de entradas dados a datos de sali salida da re+" re+"er erid idos os,, los los dato datoss de sali salida da y entr entrada ada se re$resentan $or medio de seales #inarias 'os circ"itos l%&icos se constr"yen constr"yen a $arti r de ciertos circ"itos elementales denominados com$"ertas l%&icas, entre las c"ales di*erenciaremos -Com$"ertas l%&icas #.sicas /0, A, /3 -Com$"ertas l%&icas derivadas /0, A -Com$"ertas l%&icas es$eciales 4/0, 4/0 'os circ"itos l%&icos se *orman com#inando com$"ertas l%&icas 'a salida de "n circ"ito l%&ico se o#tiene com#inando las ta#las corres$ondientes a s"s com$"ertas com$onentes 516 C"ando se da el nivel de salida deseado deseado de "n circ"ito l%&ico $ara todas las $osi#les condiciones de entrada, los
Figura 1. La figura muestra el diagrama de bloques para la votación.
3. Desarrollo Cada s"mador com$leto com$leto $"ede &enerar la s"ma de hasta tres tres voto votos s 'a s"ma s"ma y el acar acarreo reo de sali salida da de cada cada s"mado s"madorr com$l com$leto eto se conec conectan tan a las dos entrada entradass de menor orden de "n s"mador #inario en $aralelo 'as dos entradas de orden s"$erior del s"mador en $aralelo se conectan a tierra (;), ya +"e n"nca e7iste la $osi#ilidad de +"e +"e la entr entrad adaa #ina #inari riaa sea sea mayo mayorr +"e +"e ;;1 ;;11 (< decimal) =ara este sistema #.sico de > $osiciones, las sali salida dass del del s"ma s"mador dor en $aral $aralel elo o se cone conect ctan an a "n decodi*icador decodi*icador ?C a 8se&mentos +"e controla el dis$lay de 8se&mentos 9e aadieron circ"itos adicionales $ara realizar realizar la con*i&"ra con*i&"raci%n ci%n adec"ada adec"ada $ara > $artici$antes $artici$antes en la votaci%n
Figura 3. La figura muestra diagrama del sumador completo. Tabla2.0e$resentaci%n
&r.*ica de la ta#la de verdad
del s"mador com$leto ci
ai
bi
ci+1
si
0
0
0
0
0
0
0
1
0
1
0
1
0
0
1
0
1
1
1
0
1
0
0
0
1
1
1
0
1
0
1
1
1
1
1
inalmente, #asta con s"mar las salidas de los 9"madores Com$letos $ara o#tener la cantidad de 1s totales l circ"ito com$leto, se re$resenta en la i&"ra 2 l circ"ito contar. los votos *avora#les y los votos en contra "na vez con*i&"rados adec"adamente los $"lsadores
4. Implementación
Figura 2. La figura muestra el inicio del conteo de votos.
Figura 4. La figura muestra diagrama del sumador paralelo.
En la implementación el inicio de la votación se marca 8 el segundo display para indicar que an no !ay participantes que !an votado. En la Figura 3" Figura 4 y Figura # se muestra los diagramas utili$ados para complementar el circuito combinacional para dar solución a este problema. %us correspondientes circuitos integrados el &4L%283" &4L%83.
Figura #. La figura muestra diagrama del decodificador a display de & segmentos.
5. Conclusiones Al disear "n circ"ito l%&ico re+"iere "n an.lisis ri&"roso del $ro#lema $ara $oder ele&ir las varia#les de entrada y salida correctas, s"mamente im$ortante $ara +"e el circ"ito c"m$la con s" *"ncionamiento 'a elecci%n de los circ"itos inte&rados adec"ados y conocer s" con*i&"raci%n y "so, res"lt% im$ortante al momento de armar el circ"ito en el sim"lador /tro $"nto +"e se considera relevante es la sim"laci%n del circ"ito con so*tBare adec"ado +"e m"estre los res"ltados adec"ados antes de $asar a la constr"cci%n en *:sico del circ"ito l%&ico
Referencias 516
M Morris Mano, 1Lógica digita! ( dise%o de com"utadores2, =rentice all, MD7ico, 1E>2, $$ 12;121
526 0onald J 3occi, eal sFidmer, Gre&ory 'Moss, 1Sistemas 0igita!es 3rinci"ios ( A"!icaciones2, =rentice all, MD7ico, 2;;8, $$ 128