NIVERSIDAD NIVERSIDAD DE LAS FUERZAS FUERZAS U ARMADAS ARMADAS ESPE
VIBRACIONES
Docente:
Ing. Ivon Escobar Integrantes: Salazar Daniel Vargas Carlos Nivel: Sexto “A” Ing. Mecatrónica Tea: !"##ers $e tres esta$os
•
•
Tema: Buffers de 3 estados Objetivos: 1. Determinar el funcionamiento de un buffer de 3 estados. 2. Analizar las diferentes aplicaciones que se puede dar al buffer de 3 estados. Marco Teórico
En electrónica digital, la lógica triestado permite puertos de salida con valor 0, 1 ó alta impedancia !i"# del ingl$s !ig% &mpedance'. Es este (ltimo estado el que proporciona los buffer triestado. El estado !i"# pone la salida en alta impedancia, %aciendo que el pin )a no tenga relevancia en el circuito. *ormalmente, la intención de este estado es permitir a varios circuitos compartir el mismo bus o l+nea de salida. tambi$n, permitir a un dispositivo monitorizar se-ales sin afectar a la se-al en convertidores analógicodigital'.
Figura 1 Buffer tristado
Figura 2 Tabla de verdad de un buffer tristado En el estado de Alta &mpedancia, la salida se comporta como si a(n no estuviera conectada al circuito, e/cepto por una peque-a corriente de fuga que puede fluir %acia adentro o %acia afuera de la erminal de salida. os dispositivos con salidas de tres estados se dise-an normalmente de modo que el retardo de la %abilitación de salida, de !i"# a bao o alto, sea un poco ms largo que el retardo de des%abilitación de salida, bao o alto %acia !i"#.
El concepto entero del tercer estado !i"#' es quitar con eficacia la influencia del dispositivo del resto del circuito. 4i ms de un dispositivo est conectado el$ctricamente, poner una salida en !i"# el estado es de uso frecuente prevenir cortocircuitos cuando un dispositivo conduce arriba 1 lógico' contra otro dispositivo que conduce el punto bao 0 lógico'. a salida triestado combina las ventaas de los circuitos tótem"pole ) de colector abierto. 5uando se selecciona el funcionamiento lógico normal, mediante la entrada de %abilitación, el circuito triestado funciona de la misma forma que una puerta normal. 5uando el modo de funcionamiento es de alta impedancia, la salida se desconecta del resto del circuito. Circuito Inversor Tristado 6n buffer triestado se dise-a normalmente de modo que el retardo de %abilitación de salida de !i"# a Alto o 7ao' sea un poco ms largo que el retardo de des%abilitación de salida de Alto o 7ao a !i"#'. Pull-up y Pull-don 5uando la salida del triestado estn en estado de alta impedancia, su influencia en el resto del circuito es eliminada, ) en el nodo de salida no podremos determinar si %a) un 1 ó un 0, si ning(n otro elemento del circuito manda una se-al %acia ese nodo. 8ara evitar esto, los dise-adores de circuitos usualmente utilizarn resistencias de pull"up o pull"do9n normalmente en el rango de 1 a 100: %mios' para determinar el valor en la salida del triestado, cuando $ste est en !i"#, es decir, estas resistencias asignan el valor 1 ó 0 a la salida del triestado cuando est en alta impedancia. !plicaciones a utilidad del tercer estado !i"#' es borrar la influencia de un dispositivo del resto del circuito. 4i ms de un dispositivo est conectado, poner una salida en !i"# se usa para que en un mismo bus no %a)a dos se-ales diferentes, es decir, una con valor 1 ) otra con valor 0. 8orque si ambas se-ales circularan por la misma l+nea, no podr+amos determinar el valor que est circulando en la
misma. os buffer triestado tambi$n se usan para implementar multiple/ores, especialmente aquellos con un gran n(mero de entradas. as funciones del buffer triestado suelen ser (tiles, principalmente para el dise-o de componentes electrónicos con una cierta funcionalidad controlada internamente, como puede ser la implementación de un multiple/or, el cual puede usar buffer triestado para dear activa solo una de sus entradas ) anular las otras de forma que no interfieran en la salida. ambi$n se pueden usar los buffer triestado para dotar a los dispositivos de funcionalidad controlada e/ternamente, es decir el usuario puede controlar esos buffer triestado para controlar el dispositivo. Este tipo de dispositivos tienen posibilidad de %abilitación o des%abilitación de lectura, escritura o incluso del propio dispositivo. 6n eemplo de este tipo de dispositivos son las memorias ;A<. 6n buffer triestado se usa para interconectar c%ips en circuitos impresos 857', o algunas veces entre 857s conectados en una misma placa. *o es recomendable el uso del buffer triestado para cone/iones de una sola l+nea, pero es bastante recomendado para cone/iones entre c%ips. os multiple/ores bsicos pueden ser usados en c%ips porque son implementados en silicio, a diferencia de las grandes equivalencias con los componentes off"c%ip.
Conclusiones: 1. 6n buffer de 3 estados se comporta como un s9itc% lógico el cual va a •
permitir el paso o el bloqueo de la corriente. 2. a aplicación del buffer de 3 estados radica en su capacidad de bloquear corriente )a que con esto permite separar circuitos cuando sea necesario.
Biblio"raf#a: %ttps=es.9i>ipedia.org9i>i7uffer?triestado %ttps=electrouni.files.9ordpress.com20100@salidas"logicas"
triestados.pdf %ttp=es.slides%are.netz)an)aroc>starcircuitos"logicos"de"tres"estados
•